CrossLink元件提供設(shè)計(jì)靈活性、獨(dú)一無(wú)二的可編程性與高效能,適用於消費(fèi)性電子、工業(yè)和汽車(chē)等各類(lèi)市場(chǎng)。
 |
| 最新的IP、開(kāi)發(fā)平臺(tái)及資源實(shí)現(xiàn)全新視訊橋接功能,支援各類(lèi)MIPI介面,以及 |
萊迪思半導(dǎo)體 (Lattice Semiconductor)推出全新的萊迪思CrossLink可編程ASSP (pASSP) IP解決方案,協(xié)助設(shè)計(jì)工程師實(shí)現(xiàn)全新視訊橋接功能,透過(guò)三款全新CrossLink IP與兩款全新CrossLink展示平臺(tái),包括支援MIPI DSI到LVDS以及CMOS到MIPI CSI-2的橋接。萊迪思致力於提供消費(fèi)性電子、工業(yè)和汽車(chē)應(yīng)用橋接解決方案,此外,萊迪思更進(jìn)一步優(yōu)化現(xiàn)有CrossLink IP,以減少邏輯資源並降低功耗。
CrossLink產(chǎn)品系列設(shè)計(jì)能夠解決目前快速增加的I/O需求挑戰(zhàn),為設(shè)計(jì)工程師提供全新開(kāi)發(fā)高效能、低功耗以及小尺寸橋接解決方案。萊迪思該產(chǎn)品系列上市不到一年,已引起客戶對(duì)於此系列產(chǎn)品的濃厚興趣,應(yīng)用範(fàn)圍大幅超越早期典型應(yīng)用,影像感測(cè)器、應(yīng)用處理器以及顯示器之間簡(jiǎn)易的介面轉(zhuǎn)換、訊號(hào)聚合及多工。
透過(guò)不斷優(yōu)化現(xiàn)有IP,並推出全新IP、開(kāi)發(fā)平臺(tái)及其他資源,萊迪思致力於為更多橋接應(yīng)用提供解決方案,結(jié)合FPGA的彈性及加速產(chǎn)品上市進(jìn)程,並發(fā)揮ASSP優(yōu)化功耗和功能方面的優(yōu)勢(shì)。
萊迪思半導(dǎo)體行動(dòng)和消費(fèi)性電子產(chǎn)品資深行銷(xiāo)總監(jiān)C.H. Chee表示:「全新的CrossLink IP與解決方案有助於客戶採(cǎi)用搭載最新行動(dòng)介面技術(shù)的攝影鏡頭和顯示器,不僅降低系統(tǒng)整體成本、功耗及尺寸,同時(shí)更縮短下一代產(chǎn)品的設(shè)計(jì)週期。萊迪思推出業(yè)界首款可編程橋接元件與全球最快MIPI D-PHY橋接元件,不斷致力於提供最高頻寬、最低功耗、最小尺寸的低成本橋接解決方案。」
全新CrossLink pASSP IP解決方案特色
全新IP
?一進(jìn)一出的MIPI CSI-2攝影鏡頭介面橋接IP能夠?yàn)檫B接器、大尺寸PCB和線纜實(shí)現(xiàn)更好的互連性以及訊號(hào)完整性,更提供數(shù)據(jù)包修復(fù)或額外資料包傳輸可編程的特性。
?一進(jìn)兩出的MIPI CSI-2攝影鏡頭分離器橋接IP能夠?qū)?lái)自單一影像感測(cè)器的視訊資料拆分為兩路資源。
?4:1 MIPI CSI-2攝影鏡頭聚合橋接IP能夠?qū)⑺膫€(gè)CSI-2攝影鏡頭連接至處理器上單一CSI-2介面。兩路影像感測(cè)器合併為左/右視訊格式。單一GPIO引腳可作為兩路合併影像感測(cè)器之間的多路開(kāi)關(guān)。
全新技術(shù)展示平臺(tái)
*CMOS到MIPI CSI-2攝影鏡頭橋接展示
o將MIPI DPI CMOS類(lèi)型像素匯流排的常見(jiàn)影像感測(cè)器,連接至應(yīng)用處理器的CSI-2輸入
oMIPI DSI到LVDS顯示器橋接展示
o將應(yīng)用處理器連接至單一Dual Link LVDS顯示器
*MIPI DSI到LVDS介面橋接展示
o將行動(dòng)應(yīng)用處理器連接至大尺寸LVDS顯示器
o展示工業(yè)用顯示器連接至大批量、高效能的行動(dòng)應(yīng)用處理器